1、負(fù)責(zé)項(xiàng)目中FPGA方案設(shè)計(jì);
2、負(fù)責(zé)FPGA代碼編寫、維護(hù);
3、負(fù)責(zé)FPGA設(shè)計(jì)文檔撰寫、維護(hù);
4、負(fù)責(zé)FPGA代碼的調(diào)試;
5、配合總體進(jìn)行系統(tǒng)調(diào)試;
6、參與總體設(shè)計(jì)中邏輯設(shè)計(jì)部分的設(shè)計(jì)與資源評估。
1、本科及以上學(xué)歷,信號處理、雷達(dá)、通信、電子相關(guān)專業(yè);1年以上信號處理相關(guān)工作經(jīng)驗(yàn);
2、具備Xilinx和Altera的FPGA芯片;有若干個大規(guī)模FPGA開發(fā)經(jīng)驗(yàn);
3、具有FPGA方案設(shè)計(jì)能力;熟悉FPGA研發(fā)流程。
4、熟練掌握VHDL或Verilog?HDL語言,具有較強(qiáng)的編碼能力,熟練運(yùn)用Modelsim、Synplify、Xilinx?ISE或Altera?QuartusⅡ等EDA軟件;
5、熟悉數(shù)字信號處理理論知識,并有相關(guān)經(jīng)驗(yàn);
6、具有一定硬件基礎(chǔ),熟悉FPGA、DSP和ARM協(xié)同工作過程。